您是否在寻找一个独特的机会,成为伟大事业的一部分?想加入一个拥有17,000名成员的团队,致力于推动我们周围世界的技术?寻找一个充满信任、授权、尊重、多样性和沟通的氛围?想拥有一个价值数十亿美元(是的,B!)的全球组织的一部分?在Microchip Technology Inc.,我们提供这一切及更多。
人们来到Microchip工作,因为我们帮助设计运行世界的技术。他们留下来是因为我们的文化支持他们的成长和稳定性。他们被无限的职业潜力所驱动,面临着令人难以置信的产品和解决方案的挑战。Microchip的全国认可的领导力通道计划支持职业发展,我们每年自豪地招收超过一千人。我们以对员工发展、基于价值的决策和强烈的社区意识的承诺为荣,这一切由我们的愿景、使命和11个指导价值观驱动;我们亲切地称之为综合系统,并因此赢得了无数关于多样性和工作场所卓越的奖项。
我们的公司由热爱挑战现状的敬业团队成员组成;没有一个致力于赋能创新的优秀团队,我们无法实现创纪录的收入和超过30年的季度盈利。像你这样的人。
访问我们的职业页面,看看有哪些令人兴奋的机会和公司福利在等待着你!
职位描述
时间与通信组(TCG)正在寻找一位经验丰富的高级技术员工工程师——模拟设计,提供技术领导、架构方向,涵盖下一代时间解决方案的高级模拟和混合信号IP的开发。这个职位不仅仅是模块级设计——它需要一个具有深厚模拟专业知识的战略思考者,能够定义系统级方法,并有指导高性能设计团队的记录。
关键领导与技术职责
架构所有权
• 为高性能模拟IP(包括PLL、DLL、ADC、DAC、高速I/O接口和TCG时间产品中使用的其他关键IP)定义架构、规格和设计方法。
• 推动顶级混合信号系统架构,确保模拟模块在复杂SoC环境中的稳健集成。
技术领导
• 为模拟团队提供高级指导;通过设计评审、建模策略、仿真方法和硅片启动指导初级和中级设计师。
• 作为技术思想领袖,通过影响设计权衡、建模策略和项目验证方法。
实践专业知识
• 领导关键模拟电路在工艺角和操作条件下的晶体管级设计和高级仿真。
• 开发行为和Verilog-A模型,确保在混合信号SoC仿真中快速、准确地表示模拟IP。
• 指导新模拟IP模块的硅片验证、测试规划、特性化和系统级实验室评估。
跨职能协作
• 与架构师、数字/混合信号团队、产品工程师、布局团队和多站点团队紧密合作,确保设计的协调一致、一次性成功。
• 影响产品路线图并为长期模拟IP战略做出贡献。
要求/资格
• 电气工程硕士或博士学位
• 10年以上直接从事模拟和混合信号电路的经验。
• 高速和模拟电路设计经验,包括以下内容:ADC、DAC、滤波器、PLL、DLL和高速I/O。
• 设备物理学、电路理论和布局感知设计的强大基础
• 使用技能语言、Python、Perl和Tcl进行脚本编写和自动化的实践经验
• 熟悉Cadence IC设计流程和工具
• 优先具备混合信号电路的系统设计专业知识
• 熟悉Verilog-A用于模拟行为建模和仿真
• 良好的沟通、团队合作技能和与多站点团队合作的经验
• 具备MEMS模拟接口电路经验者优先
出差时间
0% - 25%
薪酬范围
我们提供的总薪酬包在行业中名列前茅。它包括有竞争力的基本工资、限制性股票单位和季度奖金支付。除了这些组成部分,我们的套餐还包括从第一天开始的健康福利、退休储蓄计划和具有6个月回溯功能的行业领先IESPP计划。更多有关我们所有福利的信息,请访问以下链接:
在Microchip工作的好处
该职位的年基本工资范围为153,000 - 203,000美元。
• 范围取决于多个因素,包括工作地点、技能和经验。
安大略省住宿
您的无障碍性对我们很重要。如果您想联系我们的网站或需要帮助完成申请流程,请通过CanadaHR@Microchip.com给我们发送电子邮件。
根据适用法律(包括安大略省的人权和无障碍立法),在招聘过程的所有部分都将提供住宿。请告知我们您需要哪种类型的住宿,以帮助消除障碍,使您能够在整个面试过程中参与。
此联系信息仅用于住宿请求,不能用于查询申请状态。
致所有招聘机构:Microchip Technology Inc.不接受未经请求的机构简历。请不要将简历转发给我们的招聘团队或其他Microchip员工。Microchip不对与未经请求的简历相关的任何费用负责。